您的位置: 专家智库 > >

中国博士后科学基金(20110490208)

作品数:2 被引量:2H指数:1
相关作者:王克义王箫音佟冬党向磊陆俊林更多>>
相关机构:北京大学更多>>
发文基金:中国博士后科学基金国家高技术研究发展计划国家科技重大专项更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 1篇延时
  • 1篇数据预取
  • 1篇处理器

机构

  • 2篇北京大学

作者

  • 2篇陆俊林
  • 2篇党向磊
  • 2篇佟冬
  • 2篇王箫音
  • 2篇王克义
  • 1篇程旭
  • 1篇易江芳

传媒

  • 2篇电子学报

年份

  • 1篇2012
  • 1篇2011
2 条 记 录,以下是 1-2
排序方式:
面向按序执行处理器的预执行指导的数据预取方法被引量:1
2012年
为提高按序执行处理器的访存性能,本文提出一种预执行指导的数据预取方法(PEDP).PEDP利用跨距预取器对规则的访存模式进行预取,并在发生L2 Cache失效后通过预执行后续指令对不规则的访存模式进行精确的预取,从而结合两者的优势提高预取覆盖率.同时,PEDP利用预执行过程中提前捕获的真实访存信息指导跨距预取器的预取过程.在预执行的指导下,跨距预取器可以对预执行能够产生的符合跨距访存模式的地址更早地发起预取请求,从而改善预取及时性.此外,为进一步优化上述指导过程,PEDP使用更新过滤器有效去除指导过程中对跨距预取器的有害更新,从而提高预取准确率.实验结果表明,在平均情况下,PEDP将基准处理器的性能提升33.0%.与跨距预取和预执行各自单独使用相比,PEDP将性能分别提高16.2%和7.3%.
党向磊王箫音佟冬陆俊林程旭王克义
关键词:数据预取
一种基于值预测和指令复用的按序处理器预执行机制被引量:1
2011年
为提高按序处理器的性能和能效性,本文提出一种基于值预测和指令复用的预执行机制(PVPIR).与传统预执行方法相比,PVPIR在预执行过程中能够预测失效Load指令的读数据并使用预测值执行与该Load指令数据相关的后续指令,从而对其中的长延时缓存失效提前发起存储访问以提高处理器性能.在退出预执行后,PVPIR通过复用有效的预执行结果来避免重复执行已正确完成的指令,以降低预执行的能耗开销.PVPIR实现了一种结合跨距(Stride)预测和AVD(Address-Value Delta)预测的值预测器,只记录发生过长延时缓存失效的Load指令信息,从而以较小的硬件开销取得较好的值预测效果.实验结果表明,与Runahead-AVD和iEA方法相比,PVPIR将性能分别提升7.5%和9.2%,能耗分别降低11.3%和4.9%,从而使能效性分别提高17.5%和12.9%.
党向磊王箫音佟冬陆俊林易江芳王克义
共1页<1>
聚类工具0