您的位置: 专家智库 > >

国家大科学工程(BEPCII)

作品数:3 被引量:1H指数:1
相关作者:刘序宗刘树彬安琪郑伟梁昊更多>>
相关机构:中国科学院中国科学技术大学更多>>
发文基金:国家大科学工程更多>>
相关领域:电子电信核科学技术更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇电子电信
  • 2篇核科学技术

主题

  • 1篇数据采集
  • 1篇数据传输
  • 1篇逻辑器件
  • 1篇可编程逻辑
  • 1篇可编程逻辑器...
  • 1篇光纤
  • 1篇高速数据
  • 1篇高速数据传输
  • 1篇编程
  • 1篇TOF
  • 1篇USB
  • 1篇VME
  • 1篇BE
  • 1篇FPGA
  • 1篇LVDS
  • 1篇插件
  • 1篇触发判选
  • 1篇S-

机构

  • 2篇中国科学院
  • 2篇中国科学技术...

作者

  • 2篇郑伟
  • 2篇安琪
  • 2篇刘树彬
  • 2篇刘序宗
  • 1篇周雷
  • 1篇周永钊
  • 1篇陈一新
  • 1篇刘强
  • 1篇刘宝莹
  • 1篇薛俊东
  • 1篇虞孝麒
  • 1篇梁昊

传媒

  • 3篇核技术

年份

  • 1篇2009
  • 2篇2008
3 条 记 录,以下是 1-3
排序方式:
BES-ⅢTOF子触发系统中高速数据传输的实现被引量:1
2008年
升级中的北京正负电子对撞机谱仪的飞行时间计数器触发子系统,需进行大量高速数据的吞吐:在41.7MHz的同步时钟控制下从前端读出电子学接收368路快时间击中信号,并向主触发逻辑实时发送4位击中数信息、3位背对背信息,向径迹配对逻辑实时发送136位位置信息,且每16个事例须向DAQ系统提供所有有效事例的数据包,以供离线分析。在该系统的研制中,我们分别或同时利用并串/串并转换、光纤、LVDS、VME总线等不同层面的技术手段实现了不同对象的触发判选信息的传递,本文对此进行了详细介绍。
刘树彬郑伟刘序宗安琪
关键词:光纤LVDSVME
BES-III TOF子触发系统触发判选功能在可编程逻辑器件中的实现
2009年
北京正负电子对撞机谱仪的飞行时间计数器触发子系统,需从前端读出电子学接收368 bits快时间击中信号,按物理实验要求的触发逻辑产生7 bits触发条件信息,实时发送给主触发逻辑,以产生一级触发信号L1;并向径迹配对逻辑实时发送136 bits位置信息,以推算粒子飞行径迹;同时根据L1信号对事例进行判选、组装,向DAQ系统提供所有有效事例的数据包,以供离线分析。我们对该系统研制秉持可重构的设计理念,大量使用可编程逻辑器件FPGA,增加设计的灵活性和可靠性,减小印刷电路板设计的复杂度,节省PCB布板空间。本文介绍主触发处理FPGA中核心触发逻辑功能的设计与实现。
郑伟刘树彬刘序宗安琪
关键词:TOF触发判选FPGA
μ子鉴别器电子学系统数据读出插件
2008年
在我们所设计的北京谱仪第三代(BESIII)μ子鉴别器电子学系统原型机中,前端电路板(FEC)将采集的阻性板探测器(RPC)信号经由30m长电缆传送到远端的数据读出插件中。该插件实现数据接收、数据压缩、发送控制命令、配置和测试FEC、驱动信号,以及通过USB接口与上位机交互等功能。
薛俊东梁昊陈一新刘强刘宝莹周雷虞孝麒周永钊
关键词:数据采集USB
共1页<1>
聚类工具0