您的位置: 专家智库 > >

国防科技技术预先研究基金(51415060303HK0113)

作品数:2 被引量:11H指数:1
相关作者:周密金惠华尚利宏李化云更多>>
相关机构:北京航空航天大学更多>>
发文基金:国防科技技术预先研究基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇总线
  • 1篇总线协议
  • 1篇可配置
  • 1篇仿真
  • 1篇仿真验证
  • 1篇EDA
  • 1篇EDA仿真
  • 1篇IP核

机构

  • 2篇北京航空航天...

作者

  • 2篇尚利宏
  • 2篇金惠华
  • 2篇周密
  • 1篇李化云

传媒

  • 2篇电子器件

年份

  • 2篇2007
2 条 记 录,以下是 1-2
排序方式:
一种可配置的EDA仿真验证方法
2007年
介绍了一种适用于5000逻辑单元以上规模电路的可配置EDA仿真验证方法.它由可配置的测试台生成器自动产生测试台,并管理测试向量的注入和仿真状态的存储.与以往研究采用的定时触发的激励信号注入方式不同,本方法采用事件触发,从而保持了与被测电路仿真过程的实时交互.自动生成测试台代码可避免设计人员进行重复性编码并提高了可靠性.事件触发的仿真状态保存机制大大节省了存储空间.
周密尚利宏金惠华
关键词:仿真验证EDA可配置
1553B总线协议IP核设计与实现被引量:11
2007年
介绍了自主知识产权的1553B总线IP核的系统结构、实现方法与容错设计.IP核使用Verilog语言设计,可在10万等效门以上的现场可编程逻辑芯片上实现.其他自行研制的1553B解决方案均建立在嵌入式处理器或DSP基础上,其协议芯片仅完成数据链路层功能.本IP核不但可进行数据链路层操作,而且一经配置即可完成大部分传输层工作,并具备内建自检测能力.在实验系统中可无缝替换Aeroflex/UTMC的UT1553BBCRTM商用芯片.
周密金惠华尚利宏李化云
关键词:IP核
共1页<1>
聚类工具0