您的位置: 专家智库 > >

上海-AM基金(0406)

作品数:4 被引量:17H指数:3
相关作者:童家榕来金梅孙劼侯慧马晓骏更多>>
相关机构:复旦大学更多>>
发文基金:上海-AM基金国家高技术研究发展计划更多>>
相关领域:电子电信电气工程自动化与计算机技术更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 2篇电子电信
  • 1篇电气工程
  • 1篇自动化与计算...

主题

  • 3篇现场可编程
  • 2篇阵列
  • 2篇现场可编程门...
  • 2篇门阵列
  • 2篇可编程门阵列
  • 1篇电路
  • 1篇移位寄存器
  • 1篇设计实现
  • 1篇时钟
  • 1篇时钟偏差
  • 1篇数据通路
  • 1篇退火算法
  • 1篇现场可编程逻...
  • 1篇芯片
  • 1篇逻辑器件
  • 1篇模拟退火
  • 1篇模拟退火算法
  • 1篇可编程逻辑
  • 1篇可编程逻辑器...
  • 1篇可测性

机构

  • 4篇复旦大学

作者

  • 4篇童家榕
  • 3篇来金梅
  • 1篇王伶俐
  • 1篇陈利光
  • 1篇马晓骏
  • 1篇孙承绶
  • 1篇侯慧
  • 1篇洪晟彦
  • 1篇唐璞山
  • 1篇张军营
  • 1篇黄均鼐
  • 1篇于薇
  • 1篇孙劼

传媒

  • 1篇电子学报
  • 1篇计算机工程
  • 1篇电路与系统学...
  • 1篇微电子学

年份

  • 1篇2008
  • 1篇2007
  • 2篇2006
4 条 记 录,以下是 1-4
排序方式:
FPGA芯片中边界扫描电路的设计实现被引量:3
2007年
应用在FPGA芯片中的边界扫描电路侧重于电路板级测试,兼顾芯片功能测试,同时提供JTAG下载方式。FPGA芯片的规模越来越大,引脚数目越来越多,边界扫描单元也随之相应增加。在此情况下,边界扫描电路设计时为了避免移入错误数据,对时钟偏差提出了很高的要求。同时,由于扫描链包含大量的边界扫描单元,在板级测试时,大大降低了有效测试速率。针对这两个问题,提出了对边界扫描单元的改进方式,改进后的边界扫描电路不仅可实现测试、编程功能,而且大大提高了电路抗竞争能力,保证电路正常工作。改进后的电路使边界扫描寄存器链的长度可以改变,使有效测试速率提高了20倍左右。
于薇来金梅孙承绶童家榕
关键词:现场可编程门阵列时钟偏差板级测试
带总线资源的现场可编程门阵列的布局软件被引量:1
2006年
在现场可编程门阵列中,加入总线结构,使现场可编程门阵列芯片能够支持带总线的电路网表。文章提出的布局软件有专门的模块处理总线的分配,并提供了布局软件的测试结果,以验证其可行性。
洪晟彦唐璞山王伶俐童家榕
关键词:现场可编程门阵列模拟退火算法
基于SRAM的FPGA连线资源的一种可测性设计被引量:5
2008年
FPGA(Field Programmable Gate Array)中连线资源所占面积最大,结构复杂,出现故障概率大,如何减少它的测试时间以降低测试成本,是很多研究者共同的目标。本文提出在FPGA芯片内插入多条移位寄存器链,只对开关盒连线资源进行编程下载,使得开关盒连线资源的测试时间比传统方法减少99%以上,大大减少了测试时间,降低了测试的成本。
张军营黄均鼐来金梅童家榕
关键词:FPGA可测性设计故障诊断
适用于数据通路的可编程逻辑器件FDP100K被引量:8
2006年
设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采用新颖的层次式布线结构,提供高度灵活的布线能力.芯片采用SM IC 0.35μm CMOS工艺,包含1024个可编程逻辑单元和128个可编程IO单元.芯片配合自主开发的软件系统FDE(FPGA Development Environment)进行测试,结果表明:FDP100K芯片的可编程逻辑单元功能正常;芯片的各种连线资源功能正常;可以准确地实现数据通路型电路和其他类型的电路的功能.
侯慧马晓骏来金梅童家榕孙劼陈利光
关键词:现场可编程逻辑器件数据通路
共1页<1>
聚类工具0