-
肖建青
-

-

- 所属机构:西安微电子技术研究所
- 所在地区:陕西省 西安市
- 研究方向:自动化与计算机技术
- 发文基金:国家高技术研究发展计划
相关作者
- 张洵颖

- 作品数:36被引量:45H指数:4
- 供职机构:西安微电子技术研究所
- 研究主题:流水线 单粒子翻转 译码 AHB 低功耗
- 娄冕

- 作品数:66被引量:25H指数:3
- 供职机构:西安微电子技术研究所
- 研究主题:C-V 寄存器 总线 RIS 管脚
- 崔媛媛

- 作品数:41被引量:7H指数:2
- 供职机构:西安微电子技术研究所
- 研究主题:总线 寄存器 流水线 节拍 主频
- 杨靓

- 作品数:203被引量:145H指数:8
- 供职机构:西安微电子技术研究所
- 研究主题:寄存器 数字信号处理 电路 处理器 FFT
- 张海金

- 作品数:32被引量:15H指数:2
- 供职机构:西安微电子技术研究所
- 研究主题:C-V 配置寄存器 RIS 寄存器文件 流水线
- 流水线处理器中Cache模块的设计被引量:2
- 2010年
- 流水线结构能大幅提高指令执行速度,但是由于主存读取速度过慢,系统性能的提升仍然受到限制。现实现的Cache设计,是流水线与主存间的高速缓冲器,它能有效地解决访存的瓶颈问题,使流水线功能得到充分发挥。文章首先分析流水线的结构特点,确定Cache的结构功能,在此基础上提出一个组相联映射Cache的设计。分析Cache实现读写操作的具体控制过程,并给出LRU(least recently used)替换算法的实现。最后通过介绍猝发取指操作着重讨论了Cache与流水线间的配合机制。
- 李红桥肖建青张洵颖龚龙庆
- 关键词:流水线组相联
- 一种PLB-AXI总线转换桥及其工作方法
- 本发明公开了一种PLB‑AXI总线转换桥及其工作方法,PLB从接口单元实现对PLB访问协议接口的划分,用于处理PLB接口信号;协议转换控制单元,实现PLB协议到AXI协议的完整转换;AXI主接口单元,实现对AXI访问协议...
- 李磊贾一鸣肖建青巨新刚于飞赵翠华娄冕
- 文献传递
- 一种支持地址未对齐的数据拆分与聚合访问的处理系统及方法
- 本发明公开了一种支持地址未对齐的数据拆分与聚合访问的处理系统及方法,包括RISC处理器,RISC处理器通过系统互连总线与总线桥接器相连,总线桥接器连接至存储器控制器,存储器控制器连接至内部/外部存储器。本发明能够提高对存...
- 肖建青杨靓孙毅卓崔媛媛何卫强
- 文献传递
- 一种兼容AHB协议的非握手式JTAG调试链路及其调试方法
- 本发明公开了一种兼容AHB协议的非握手式JTAG调试链路及其调试方法,包括一侧设置有对外JTAG标准接口,另一侧设置有AHB标准主机接口的串并转换单元,所述串并转换单元利用IEEE1149.1协议自定义TAP控制器指令,...
- 娄冕张洵颖杨博崔媛媛肖建青
- 文献传递
- 一种基于指令扩展的流水线紧耦合加速器接口结构
- 本发明公开了一种基于指令扩展的流水线紧耦合加速器接口结构,包括相关检测模块和加速引擎,相关检测模块设置在译码级,用于检测加速指令对于寄存器文件RF访问的数据相关;当加速指令进入译码级后,启动相关检测模块,输入寄存器文件R...
- 娄冕张海金杨博肖建青黄九余刘思源苏若皓罗敏涛张嘉骏
- 文献传递
- 一种提高处理器主频的流水线细分装置
- 本发明公开了一种提高处理器主频的流水线细分装置,其连接顺序依次为指令Cache访问级、指令Cache选择级、译码级、寄存器访问级、执行级、数据Cache访问级、数据Cache选择级、异常处理级和数据写回级。通过降低片上一...
- 肖建青张洵颖李红桥赵翠华崔媛媛
- 一种面向超标量处理器的低功耗指令Cache设计
- 2015年
- 针对超标量结构中多体并行的流水化指令Cache提出了三种低功耗优化策略,首先是基于Cache路的条件放大技术,它根据标志匹配结果来关闭无关路中敏感放大器对存储阵列的驱动输出;其次是基于Cache行的动态电压调节技术,它只对当前访问的Cache行提供正常的操作电压,而其他Cache行都处于低电压休眠状态;最后是基于短循环程序的指令回收技术,它通过重复利用过期指令来减少对Cache的冗余访问.实验表明,这个低功耗设计在SPEC和PowerStone基准程序下可以将指令Cache的总功耗分别降低72.4%和84.3%,而处理器的IPC损失分别只有1.1%和0.8%,并且不会带来任何时序开销.
- 肖建青李伟张洵颖沈绪榜
- 关键词:超标量动态电压调节
- 一种面向多核系统的PLB转AXI桥接器设计
- 2023年
- 针对多核系统中PLB和AXI总线间协议转换的需求,首先研究了总线协议与PowerPC处理器的访存行为,进一步研究了流水控制、读写叠加等高效率转换策略,最后研究了面向多核系统应用的缓存一致性维护策略.针对命令信号、读数据信号和写数据信号独立传输的特点,设计多通道流水线结构,既实现了命令与数据的流水并行也实现了读事务与写事务的叠加并行;在多通道流水线结构的基础上,提出一种流水并行+可变长描述符的2级加速转换技术,通过给予流水线输入更连续的总线事务,实现更高的总线转换效率;借鉴Cache表项的结构和维护策略,提出基于动态命中预测的缓存一致性维护技术,加速一致性读命令的进程.最终,实现一种高性能的PLB到AXI总线桥设计,达到总线协议行为全覆盖、命令转换低延迟的目标.总线桥应用于某款基于双核PowerPC处理器的异构多核体系结构芯片,解决了SoC系统内PLB到AXI总线的高效、高可靠转换问题,并在65 nm工艺下完成流片.
- 贾一鸣李磊肖建青
- 关键词:桥接器描述符缓存一致性
- 一种多核处理器中断控制器的设计被引量:1
- 2016年
- 为适应多核处理器对中断处理的需求,基于Open PIC协议设计实现了一种多核处理器的中断控制器,并使用VHDL语言对其进行了硬件描述.该中断控制器作为APB从机,能够根据中断的目标、优先级的配置情况以及处理器核的中断处理情况实现中断在多个处理器核间的自由分配.本文将中断仲裁、选择和分配进行流水化处理,从而实现中断的快速准确分配.
- 张海金张洵颖肖建青
- 一种提高处理器主频的流水线细分装置
- 本发明公开了一种提高处理器主频的流水线细分装置,其连接顺序依次为指令Cache访问级、指令Cache选择级、译码级、寄存器访问级、执行级、数据Cache访问级、数据Cache选择级、异常处理级和数据写回级。通过降低片上一...
- 肖建青张洵颖李红桥赵翠华崔媛媛
- 文献传递